Европейската процесорна инициатива (EIP), подкрепяна от ЕС паневропейска инициатива за разработване на собствени европейски процесори, завърши първата си фаза. Тази фаза включва разработването на базиран на Arm процесор Rhea, технология за сигурност за HPC и крайни процесори и доказателство за концепцията за тестовия чип за европейски процесор Accelerator (EPAC).
От известно време Европа иска да развие свой собствен процесор и свързаната с него индустрия, така че регионът да е по-малко зависим от преработватели от други региони на света. За тази цел 28 европейски компании и организации от десет държави създадоха консорциум European Processor Initiative (EIP). Този консорциум се подкрепя и от Европейския съюз (ЕС).
Консорциумът наскоро обяви, че е завършил първата си фаза на разработка. Въз основа на бюджет от 79 милиона евро, различни европейски компании и стартиращи фирми работиха по разработването на собствена процесорна технология.
Резултати първата фаза на развитие
Основните постижения от тази фаза включват въвеждането на базирания на SiPearl Arm Neoverse V1 процесор Rhea в партньорство с Atos. Въпреки че технологията на Arm идва от Обединеното кралство, този процесор разполага и с 29 RISC-V ядра с отворен код, действащи като контролери. Използването на технология с отворен код е важна част от паневропейската процесорна инициатива. През 2023 г. този „европейски“ процесор трябва да бъде пуснат в суперкомпютърни среди.
Друг резултат от проекта EIP е разработването на технология за сигурност за HPC и периферни компютри. За тази цел вече са разработени така наречените „крипто плочки“. Тази технология трябва да се интегрира с други процесорни решения и приложения с отворен код.
Други решения
Освен това в първата фаза на инициативата EIP беше разработена концепция за тестов чип за тестов чип за европейски процесор (EPAC). Суперкомпютърният център в Барселона и Университетът в Загреб (Хърватия) разработиха така наречените векторни процесорни единици за високопроизводителна изчислителна мощност и ниска консумация на енергия. Това решение е базирано на ядрото Avispado RISC-V от Semidynamics от Барселона.
Този проект също така предостави доказателство за концепция за вградена изчислителна платформа, в комбинация с SDK, за автомобилната индустрия.
Фаза 2 ще започне през 2022 г
Втората фаза на EIP трябва да започне през 2022 г. В тази фаза консорциумът иска да се съсредоточи специално върху въвеждането в производството на процесорите, разработени във фаза 1.