Mae'r Fenter Proseswyr Ewropeaidd (EIP), menter pan-Ewropeaidd a gefnogir gan yr UE i ddatblygu proseswyr Ewropeaidd perchnogol, wedi cwblhau ei cham cyntaf. Mae'r cam hwn yn cynnwys datblygu'r prosesydd Rhea sy'n seiliedig ar Fraich, technoleg diogelwch ar gyfer HPC a phroseswyr ymyl a phrawf o gysyniad ar gyfer sglodyn prawf Cyflymydd Proseswyr Ewropeaidd (EPAC).
Ers peth amser bellach, mae Ewrop wedi bod eisiau datblygu ei phrosesydd ei hun a diwydiant cysylltiedig, fel bod y rhanbarth yn llai dibynnol ar broseswyr o ranbarthau eraill y byd. I'r perwyl hwn, mae 28 o gwmnïau a sefydliadau Ewropeaidd o ddeg gwlad wedi sefydlu consortiwm y Fenter Prosesu Ewropeaidd (EIP). Cefnogir y consortiwm hwn hefyd gan yr Undeb Ewropeaidd (UE).
Cyhoeddodd y consortiwm yn ddiweddar ei fod wedi cwblhau ei gyfnod datblygu cyntaf. Yn seiliedig ar gyllideb o 79 miliwn ewro, bu amrywiol gwmnïau Ewropeaidd a busnesau newydd yn gweithio ar ddatblygu eu technoleg prosesydd eu hunain.
Canlyniadau cam datblygu cyntaf
Mae cyflawniadau allweddol y cam hwn yn cynnwys cyflwyno prosesydd Rhea Arm Neoverse V1 o SiPearl mewn partneriaeth ag Atos. Er bod technoleg Arm's yn dod o'r Deyrnas Unedig, mae'r prosesydd hwn hefyd yn cynnwys 29 craidd RISC-V ffynhonnell agored sy'n gweithredu fel rheolwyr. Mae'r defnydd o dechnoleg ffynhonnell agored yn rhan bwysig o'r fenter prosesydd traws-Ewropeaidd. Yn 2023, dylid cyflwyno'r prosesydd 'Ewropeaidd' hwn mewn amgylcheddau uwchgyfrifiadura.
Canlyniad arall y prosiect EIP yw datblygu technoleg diogelwch ar gyfer HPC a chyfrifiaduron ymyl. Mae'r hyn a elwir yn 'deils crypto' bellach wedi'u datblygu at y diben hwn. Rhaid i'r dechnoleg hon integreiddio ag atebion a chymwysiadau prosesydd ffynhonnell agored eraill.
Atebion eraill
At hynny, mae prawf cysyniad sglodion prawf Cyflymydd Prosesydd Ewropeaidd (EPAC) wedi'i ddatblygu yng ngham cyntaf menter EIP. Mae Canolfan Uwchgyfrifiadura Barcelona a Phrifysgol Zagreb (Croatia) wedi datblygu unedau prosesu fector fel y'u gelwir ar gyfer pŵer cyfrifiadura perfformiad uchel a defnydd isel o ynni. Mae'r datrysiad hwn yn seiliedig ar graidd Avispado RISC-V o Semidinameg o Barcelona.
Darparodd y prosiect hwn hefyd brawf o gysyniad ar gyfer llwyfan cyfrifiadurol adeiledig, ar y cyd â SDK, ar gyfer y diwydiant modurol.
Cam 2 i ddechrau yn 2022
Disgwylir i ail gam yr EIP ddechrau yn 2022. Yn y cam hwn, mae'r consortiwm am ganolbwyntio'n benodol ar ddod â'r proseswyr a ddatblygwyd yng ngham 1 i gynhyrchu.