La Iniciativa Europea de Procesadores (EIP), una iniciativa paneuropea respaldada por la UE para desarrollar procesadores europeos patentados, ha completado su primera fase. Esta fase incluye el desarrollo del procesador Rhea basado en Arm, tecnología de seguridad para HPC y procesadores perimetrales y una prueba de concepto para el chip de prueba European Processor Accelerator (EPAC).
Desde hace algún tiempo, Europa ha querido desarrollar su propio procesador e industria asociada, para que la región dependa menos de los procesadores de otras regiones del mundo. Para ello, 28 empresas y organizaciones europeas de diez países han creado el consorcio European Processor Initiative (EIP). Este consorcio también cuenta con el apoyo de la Unión Europea (UE).
El consorcio anunció recientemente que había completado su primera fase de desarrollo. Con un presupuesto de 79 millones de euros, varias empresas europeas y start-ups trabajaron en el desarrollo de su propia tecnología de procesador.
Resultados primera fase de desarrollo
Los logros clave de esta fase incluyen la introducción del procesador Rhea basado en Arm Neoverse V1 de SiPearl en asociación con Atos. Aunque la tecnología de Arm proviene del Reino Unido, este procesador también cuenta con 29 núcleos RISC-V de código abierto que actúan como controladores. El uso de tecnología de código abierto es una parte importante de la iniciativa de procesadores paneuropeos. En 2023, este procesador 'europeo' debería implementarse en entornos de supercomputación.
Otro resultado del proyecto EIP es el desarrollo de tecnología de seguridad para HPC y computadoras perimetrales. Ahora se han desarrollado los llamados 'criptotiles' para este propósito. Esta tecnología debe integrarse con otras soluciones y aplicaciones de procesadores de código abierto.
Otras soluciones
Además, la prueba de concepto del chip de prueba European Processor Accelerator (EPAC) se ha desarrollado en la primera fase de la iniciativa EIP. El Centro de Supercomputación de Barcelona y la Universidad de Zagreb (Croacia) han desarrollado las denominadas unidades de procesamiento vectorial para potencia de cómputo de alto rendimiento y bajo consumo energético. Esta solución se basa en el núcleo Avispado RISC-V de Semidynamics de Barcelona.
Este proyecto también proporcionó una prueba de concepto para una plataforma informática integrada, en combinación con un SDK, para la industria automotriz.
La fase 2 comenzará en 2022
La segunda fase del EIP debe comenzar en 2022. En esta fase, el consorcio quiere centrarse específicamente en poner en producción los procesadores desarrollados en la fase 1.