A European Processor Initiative (EIP), unha iniciativa paneuropea apoiada pola UE para desenvolver procesadores europeos propietarios, completou a súa primeira fase. Esta fase inclúe o desenvolvemento do procesador Rhea baseado en Arm, tecnoloxía de seguridade para procesadores HPC e edge e unha proba de concepto para o chip de proba European Processor Accelerator (EPAC).
Desde hai tempo, Europa quere desenvolver o seu propio procesador e industria asociada, para que a rexión dependa menos dos procesadores doutras rexións do mundo. Para iso, 28 empresas e organizacións europeas de dez países constituíron o consorcio European Processor Initiative (EIP). Este consorcio tamén conta co apoio da Unión Europea (UE).
O consorcio anunciou recentemente que concluíu a súa primeira fase de desenvolvemento. A partir dun orzamento de 79 millóns de euros, diversas empresas e start-ups europeas traballaron no desenvolvemento da súa propia tecnoloxía de procesador.
Resultados primeira fase de desenvolvemento
Os principais logros desta fase inclúen a introdución do procesador Rhea baseado en Arm Neoverse V1 de SiPearl en colaboración con Atos. Aínda que a tecnoloxía de Arm procede do Reino Unido, este procesador tamén conta con 29 núcleos RISC-V de código aberto que actúan como controladores. O uso de tecnoloxía de código aberto é unha parte importante da iniciativa paneuropea de procesadores. En 2023, este procesador "europeo" debería implantarse en ambientes de supercomputación.
Outro resultado do proxecto EIP é o desenvolvemento de tecnoloxía de seguridade para ordenadores HPC e Edge. Agora desenvolvéronse para este fin as chamadas 'criptotiles'. Esta tecnoloxía debe integrarse con outras solucións e aplicacións de procesadores de código aberto.
Outras solucións
Ademais, a proba de concepto do chip de proba do Acelerador de procesadores europeos (EPAC) desenvolveuse na primeira fase da iniciativa EIP. O Barcelona Supercomputing Center e a Universidade de Zagreb (Croacia) desenvolveron as chamadas unidades de procesamento vectorial para unha potencia de cálculo de alto rendemento e un baixo consumo enerxético. Esta solución baséase no núcleo Avispado RISC-V de Semidynamics de Barcelona.
Este proxecto tamén proporcionou unha proba de concepto para unha plataforma informática integrada, en combinación cun SDK, para a industria do automóbil.
A fase 2 comezará en 2022
A segunda fase do EIP debe comezar en 2022. Nesta fase, o consorcio quere centrarse especificamente en poñer en produción os procesadores desenvolvidos na fase 1.