Europska inicijativa za procesore (EIP), paneuropska inicijativa koju podupire EU za razvoj vlastitih europskih procesora, završila je svoju prvu fazu. Ova faza uključuje razvoj Rhea procesora baziranog na Armu, sigurnosnu tehnologiju za HPC i edge procesore i provjeru koncepta za testni čip Europskog procesorskog akceleratora (EPAC).
Europa već neko vrijeme želi razviti vlastitu prerađivačku i pripadajuću industriju, tako da regija manje ovisi o prerađivačima iz drugih regija svijeta. U tu svrhu, 28 europskih tvrtki i organizacija iz deset zemalja osnovalo je konzorcij European Processor Initiative (EIP). Ovaj konzorcij također podržava Europska unija (EU).
Konzorcij je nedavno objavio da je završio svoju prvu razvojnu fazu. Na temelju proračuna od 79 milijuna eura, razne europske tvrtke i start-upi radili su na razvoju vlastite procesorske tehnologije.
Rezultati prve faze razvoja
Ključna postignuća iz ove faze uključuju uvođenje SiPearlovog Arm Neoverse V1 Rhea procesora u partnerstvu s Atosom. Iako Armova tehnologija dolazi iz Ujedinjenog Kraljevstva, ovaj procesor također ima 29 RISC-V jezgri otvorenog koda koje djeluju kao kontroleri. Korištenje tehnologije otvorenog koda važan je dio paneuropske inicijative procesora. U 2023. ovaj bi 'europski' procesor trebao biti uveden u superračunala okruženja.
Drugi rezultat EIP projekta je razvoj sigurnosne tehnologije za HPC i rubna računala. U tu svrhu sada su razvijene takozvane 'kripto pločice'. Ova tehnologija mora se integrirati s drugim procesorskim rješenjima i aplikacijama otvorenog koda.
Ostala rješenja
Nadalje, europski procesorski akcelerator (EPAC) testni čip dokaz koncepta razvijen je u prvoj fazi inicijative EIP. Superračunarski centar Barcelona i Sveučilište u Zagrebu (Hrvatska) razvili su takozvane vektorske procesorske jedinice za računalnu snagu visokih performansi i nisku potrošnju energije. Ovo rješenje temelji se na Avispado RISC-V jezgri iz Semidynamics iz Barcelone.
Ovaj projekt je također pružio dokaz koncepta za ugrađenu računsku platformu, u kombinaciji sa SDK-om, za automobilsku industriju.
Druga faza počinje 2
Druga faza EIP-a trebala bi započeti 2022. U ovoj fazi, konzorcij se želi posebno usredotočiti na dovođenje procesora razvijenih u fazi 1 u proizvodnju.