Az Európai Processzori Kezdeményezés (EIP), az EU által támogatott páneurópai kezdeményezés, amely a szabadalmaztatott európai processzorok fejlesztését célozza, befejezte első szakaszát. Ez a szakasz magában foglalja az Arm-alapú Rhea processzor fejlesztését, a HPC és az élprocesszorok biztonsági technológiáját, valamint az európai processzorgyorsító (EPAC) tesztchip koncepciójának próbáját.
Európa már egy ideje saját feldolgozót és kapcsolódó iparágat akart fejleszteni, hogy a régió kevésbé függjön a világ más régióiból származó feldolgozóktól. Ennek érdekében tíz ország 28 európai vállalata és szervezete hozta létre az European Processor Initiative (EIP) konzorciumot. Ezt a konzorciumot az Európai Unió (EU) is támogatja.
A konzorcium nemrég jelentette be, hogy befejezte első fejlesztési szakaszát. 79 millió eurós költségvetésből különböző európai cégek és start-upok dolgoztak saját processzortechnológiájuk fejlesztésén.
Az első fejlesztési fázis eredménye
Ennek a szakasznak a legfontosabb eredményei közé tartozik a SiPearl Arm Neoverse V1 alapú Rhea processzorának bevezetése az Atosszal együttműködésben. Bár az Arm technológiája az Egyesült Királyságból származik, ez a processzor 29 nyílt forráskódú RISC-V magot is tartalmaz, amelyek vezérlőként működnek. A nyílt forráskódú technológia alkalmazása fontos része a páneurópai processzor-kezdeményezésnek. 2023-ban ezt az „európai” processzort be kell vezetni a szuperszámítógépes környezetekben.
Az EIP projekt másik eredménye a HPC és szélső számítógépek biztonsági technológiájának fejlesztése. Erre a célra mára úgynevezett „kriptocsempéket” fejlesztettek ki. Ennek a technológiának integrálódnia kell más nyílt forráskódú processzoros megoldásokkal és alkalmazásokkal.
Egyéb megoldások
Ezen túlmenően az EIP kezdeményezés első szakaszában kifejlesztették az európai processzorgyorsító (EPAC) tesztchip koncepcióját. A Barcelona Supercomputing Center és a University of Zagreb (Horvátország) úgynevezett vektoros feldolgozó egységeket fejlesztett ki nagy teljesítményű számítási teljesítmény és alacsony energiafogyasztás érdekében. Ez a megoldás a barcelonai Semidynamics Avispado RISC-V magjára épül.
Ez a projekt az SDK-val kombinált beépített számítási platform koncepciójának bizonyítékát is szolgálta az autóipar számára.
A 2. fázis 2022-ben kezdődik
Az EIP második szakasza 2022-ben indul. Ebben a szakaszban a konzorcium kifejezetten az 1. fázisban kifejlesztett processzorok gyártásba hozására kíván koncentrálni.