La European Processor Initiative (EIP), un'iniziativa paneuropea sostenuta dall'UE per lo sviluppo di processori europei proprietari, ha completato la sua prima fase. Questa fase include lo sviluppo del processore Rhea basato su Arm, la tecnologia di sicurezza per HPC e processori edge e una prova di concetto per il chip di prova European Processor Accelerator (EPAC).
Da tempo l'Europa desidera sviluppare il proprio trasformatore e l'industria associata, in modo che la regione dipenda meno dai trasformatori di altre regioni del mondo. A tal fine, 28 aziende e organizzazioni europee di dieci paesi hanno costituito il consorzio European Processor Initiative (EIP). Questo consorzio è sostenuto anche dall'Unione Europea (UE).
Il consorzio ha recentemente annunciato di aver completato la sua prima fase di sviluppo. Sulla base di un budget di 79 milioni di euro, diverse aziende e start-up europee hanno lavorato allo sviluppo della propria tecnologia di processore.
Risultati prima fase di sviluppo
I risultati chiave di questa fase includono l'introduzione del processore Rhea basato su Arm Neoverse V1 di SiPearl in collaborazione con Atos. Sebbene la tecnologia Arm provenga dal Regno Unito, questo processore dispone anche di 29 core RISC-V open source che fungono da controller. L'uso della tecnologia open source è una parte importante dell'iniziativa paneuropea dei processori. Nel 2023, questo processore "europeo" dovrebbe essere lanciato negli ambienti di supercalcolo.
Un altro risultato del progetto EIP è lo sviluppo della tecnologia di sicurezza per HPC e computer periferici. A questo scopo sono state ora sviluppate le cosiddette "piastrelle crittografiche". Questa tecnologia deve integrarsi con altre soluzioni e applicazioni di processori open source.
Altre soluzioni
Inoltre, nella prima fase dell'iniziativa EIP è stato sviluppato il chip proof of concept dell'European Processor Accelerator (EPAC). Il Barcelona Supercomputing Center e l'Università di Zagabria (Croazia) hanno sviluppato le cosiddette unità di elaborazione vettoriale per potenza di calcolo ad alte prestazioni e basso consumo energetico. Questa soluzione si basa sul core Avispado RISC-V di Semidynamics di Barcellona.
Questo progetto ha anche fornito una prova di concetto per una piattaforma di calcolo integrata, in combinazione con un SDK, per l'industria automobilistica.
La fase 2 inizierà nel 2022
La seconda fase dell'EIP dovrebbe iniziare nel 2022. In questa fase, il consorzio vuole concentrarsi specificamente sulla messa in produzione dei processori sviluppati nella fase 1.