Еуропалық процессорлар бастамасы (EIP), еуропалық меншікті процессорларды дамыту үшін ЕО қолдайтын жалпыеуропалық бастама өзінің бірінші кезеңін аяқтады. Бұл кезең Arm негізіндегі Rhea процессорын, HPC және шеткі процессорларға арналған қауіпсіздік технологиясын және Еуропалық процессорларды жеделдеткіш (EPAC) сынақ чипінің тұжырымдамасын дәлелдеуді қамтиды.
Біраз уақыттан бері Еуропа өзінің процессорын және онымен байланысты өнеркәсіпті дамытқысы келеді, осылайша аймақ әлемнің басқа аймақтарының процессорларына тәуелді емес. Осы мақсатта он елдің 28 еуропалық компаниясы мен ұйымы Еуропалық процессорлық бастама (EIP) консорциумын құрды. Бұл консорциумға Еуропалық Одақ (ЕО) да қолдау көрсетеді.
Жақында консорциум өзінің бірінші даму кезеңін аяқтағанын хабарлады. 79 миллион еуро бюджетке негізделген әртүрлі еуропалық компаниялар мен стартаптар өздерінің процессорлық технологиясын әзірлеумен айналысты.
Бірінші даму кезеңінің нәтижелері
Осы кезеңдегі негізгі жетістіктерге Atos серіктестігімен SiPearl's Arm Neoverse V1 негізіндегі Rhea процессорын енгізу кіреді. Arm технологиясы Ұлыбританиядан шыққанымен, бұл процессорда контроллер ретінде әрекет ететін 29 ашық бастапқы RISC-V өзегі бар. Ашық бастапқы технологияны пайдалану жалпыеуропалық процессорлық бастаманың маңызды бөлігі болып табылады. 2023 жылы бұл «еуропалық» процессор суперкомпьютерлік орталарда шығарылуы керек.
EIP жобасының тағы бір нәтижесі HPC және шеткі компьютерлер үшін қауіпсіздік технологиясын дамыту болып табылады. Қазір осы мақсат үшін «криптоплиткалар» деп аталатындар әзірленді. Бұл технология басқа ашық бастапқы процессорлық шешімдермен және қолданбалармен біріктірілуі керек.
Басқа шешімдер
Сонымен қатар, EIP бастамасының бірінші кезеңінде тұжырымдаманы дәлелдейтін Еуропалық процессорларды жеделдеткіш (EPAC) сынақ чипі әзірленді. Барселона суперкомпьютер орталығы мен Загреб университеті (Хорватия) өнімділігі жоғары есептеу қуаты мен энергияны аз тұтыну үшін векторлық өңдеу деп аталатын қондырғыларды әзірледі. Бұл шешім Барселонадан Semidynamics ұсынған Avispado RISC-V өзегіне негізделген.
Бұл жоба сонымен қатар автомобиль өнеркәсібі үшін SDK-мен біріктірілген кірістірілген есептеу платформасының тұжырымдамасын дәлелдеді.
2-кезең 2022 жылы басталады
EIP екінші кезеңі 2022 жылы басталуы керек. Бұл кезеңде консорциум 1-кезеңде әзірленген процессорларды өндіріске енгізуге ерекше назар аударғысы келеді.