ဥရောပ ပရိုဆက်ဆာ ပရိုဆက်ဆာများ တီထွင်ရန်အတွက် EU ကျောထောက်နောက်ခံပြုထားသော ဥရောပပရိုဆက်ဆာ တီထွင်မှု (EIP) သည် ၎င်း၏ ပထမအဆင့်ကို ပြီးမြောက်ခဲ့သည်။ ဤအဆင့်တွင် Arm-based Rhea ပရိုဆက်ဆာ၊ HPC နှင့် edge ပရိုဆက်ဆာများအတွက် လုံခြုံရေးနည်းပညာနှင့် European Processor Accelerator (EPAC) စမ်းသပ်ချစ်ပ်အတွက် သက်သေအထောက်အထားများ ပါဝင်သည်။
ယခုအချိန်အတန်ကြာတွင်၊ ဥရောပသည် ၎င်း၏ကိုယ်ပိုင်ပရိုဆက်ဆာနှင့်ဆက်စပ်စက်မှုလုပ်ငန်းကို တီထွင်လိုခဲ့သည်၊ ထို့ကြောင့် ဒေသတွင်းသည် ကမ္ဘာ့အခြားဒေသများမှ ပရိုဆက်ဆာများအပေါ် မှီခိုမှုနည်းပါးစေရန်အတွက်ဖြစ်သည်။ ဤအဆုံးသတ်ရန်အတွက် နိုင်ငံဆယ်နိုင်ငံမှ ဥရောပကုမ္ပဏီ ၂၈ ခုနှင့် အဖွဲ့အစည်းများသည် European Processor Initiative (EIP) လုပ်ငန်းစုကို ထူထောင်ခဲ့ကြသည်။ ဤလုပ်ငန်းစုကို ဥရောပသမဂ္ဂ (EU) မှလည်း ထောက်ခံထားသည်။
လုပ်ငန်းစုသည် ၎င်း၏ ပထမအဆင့် ဖွံ့ဖြိုးတိုးတက်မှု အဆင့်ကို ပြီးစီးကြောင်း မကြာသေးမီက ကြေညာခဲ့သည်။ ဘတ်ဂျက် ယူရို 79 သန်းကို အခြေခံ၍ ဥရောပကုမ္ပဏီများနှင့် လုပ်ငန်းရှင်များသည် ၎င်းတို့၏ ကိုယ်ပိုင် ပရိုဆက်ဆာနည်းပညာကို ဖွံ့ဖြိုးတိုးတက်အောင် လုပ်ဆောင်ခဲ့ကြသည်။
ပထမအဆင့် ဖွံ့ဖြိုးတိုးတက်မှုရလဒ်များ
ဤအဆင့်မှ အဓိက အောင်မြင်မှုများမှာ Atos နှင့် ပူးပေါင်း၍ SiPearl's Arm Neoverse V1-based Rhea ပရိုဆက်ဆာကို မိတ်ဆက်ခြင်း ပါဝင်သည်။ Arm ၏နည်းပညာသည် United Kingdom မှလာသော်လည်း၊ ဤပရိုဆက်ဆာသည် controllers အဖြစ်လုပ်ဆောင်သည့် open-source RISC-V cores 29 ခုပါရှိသည်။ ပွင့်လင်းရင်းမြစ်နည်းပညာကိုအသုံးပြုခြင်းသည် pan-European ပရိုဆက်ဆာအစပျိုးမှု၏အရေးကြီးသောအစိတ်အပိုင်းတစ်ခုဖြစ်သည်။ 2023 ခုနှစ်တွင်၊ ဤ 'ဥရောပ' ပရိုဆက်ဆာကို စူပါကွန်ပြူတာပတ်ဝန်းကျင်များတွင် အသုံးပြုနိုင်မည်ဖြစ်သည်။
EIP ပရောဂျက်၏နောက်ထပ်ရလဒ်မှာ HPC နှင့် edge ကွန်ပျူတာများအတွက် လုံခြုံရေးနည်းပညာ ဖွံ့ဖြိုးတိုးတက်မှုဖြစ်သည်။ 'crypto tiles' ဟုခေါ်သော ဤရည်ရွယ်ချက်အတွက် ယခု တီထွင်လိုက်ပြီဖြစ်သည်။ ဤနည်းပညာသည် အခြားသော open source ပရိုဆက်ဆာဖြေရှင်းချက်များနှင့် အပလီကေးရှင်းများနှင့် ပေါင်းစပ်ရမည်ဖြစ်သည်။
အခြားဖြေရှင်းချက်များ
ထို့အပြင်၊ European Processor Accelerator (EPAC) test chip အယူအဆကို EIP ပဏာမခြေလှမ်း၏ပထမအဆင့်တွင် တီထွင်ခဲ့သည်။ ဘာစီလိုနာစူပါကွန်ပြူတာစင်တာနှင့် Zagreb (ခရိုအေးရှားတက္ကသိုလ်) တို့သည် စွမ်းဆောင်ရည်မြင့်မားသော ကွန်ပြူတာပါဝါနှင့် စွမ်းအင်သုံးစွဲမှုနည်းရန်အတွက် vector processing unit ဟုခေါ်သော စွမ်းဆောင်ရည်မြင့်ယူနစ်များကို တီထွင်ခဲ့ကြသည်။ ဤဖြေရှင်းချက်သည် Barcelona မှ Semidynamics မှ Avispado RISC-V core ကို အခြေခံထားသည်။
ဤပရောဂျက်သည် မော်တော်ယာဥ်လုပ်ငန်းအတွက် SDK နှင့် ပေါင်းစပ်ထားသည့် built-in ကွန်ပျူတာပလပ်ဖောင်းအတွက် အယူအဆ အထောက်အထားကိုလည်း ပံ့ပိုးပေးပါသည်။
အဆင့် 2 ကို 2022 တွင်စတင်ရန်
EIP ၏ဒုတိယအဆင့်သည် 2022 ခုနှစ်တွင်စတင်မည်ဖြစ်သည်။ ဤအဆင့်တွင်၊ လုပ်ငန်းစုသည် အဆင့် 1 တွင်ထုတ်လုပ်ထားသောပရိုဆက်ဆာများကိုထုတ်လုပ်မှုအဖြစ်သို့ယူဆောင်လာရန်အထူးအာရုံစိုက်လိုပါသည်။