Nakumpleto na ng European Processor Initiative (EIP), isang pan-European na inisyatiba na sinusuportahan ng EU para bumuo ng mga pagmamay-ari na mga processor ng Europe, ang unang yugto nito. Kasama sa yugtong ito ang pagbuo ng processor ng Rhea na nakabatay sa Arm, teknolohiyang pangseguridad para sa HPC at mga processor sa gilid at isang patunay ng konsepto para sa pagsubok na chip ng European Processor Accelerator (EPAC).
Sa loob ng ilang panahon ngayon, gusto ng Europe na bumuo ng sarili nitong processor at nauugnay na industriya, upang ang rehiyon ay hindi gaanong nakadepende sa mga processor mula sa ibang mga rehiyon ng mundo. Sa layuning ito, 28 European na kumpanya at organisasyon mula sa sampung bansa ang nag-set up ng European Processor Initiative (EIP) consortium. Ang consortium na ito ay sinusuportahan din ng European Union (EU).
Inihayag kamakailan ng consortium na natapos na nito ang unang yugto ng pag-unlad nito. Batay sa isang badyet na 79 milyong euro, ang iba't ibang mga kumpanya sa Europa at mga start-up ay nagtrabaho sa pagbuo ng kanilang sariling teknolohiya ng processor.
Mga resulta sa unang yugto ng pag-unlad
Kabilang sa mga pangunahing tagumpay mula sa yugtong ito ang pagpapakilala ng SiPearl's Arm Neoverse V1-based na Rhea processor sa pakikipagtulungan sa Atos. Bagama't ang teknolohiya ng Arm ay nagmula sa United Kingdom, nagtatampok din ang processor na ito ng 29 na open-source na RISC-V core na gumaganap bilang mga controller. Ang paggamit ng open source na teknolohiya ay isang mahalagang bahagi ng pan-European processor initiative. Sa 2023, ang 'European' na processor na ito ay dapat na ilunsad sa mga supercomputing na kapaligiran.
Ang isa pang resulta ng proyektong EIP ay ang pagbuo ng teknolohiyang pangseguridad para sa HPC at mga edge na computer. Ang tinatawag na 'crypto tiles' ay binuo na ngayon para sa layuning ito. Ang teknolohiyang ito ay dapat na isama sa iba pang open source na mga solusyon at application ng processor.
Iba pang mga solusyon
Higit pa rito, ang European Processor Accelerator (EPAC) test chip proof of concept ay binuo sa unang yugto ng EIP initiative. Ang Barcelona Supercomputing Center at ang Unibersidad ng Zagreb (Croatia) ay bumuo ng tinatawag na vector processing units para sa high-performance computing power at mababang pagkonsumo ng enerhiya. Ang solusyon na ito ay batay sa Avispado RISC-V core mula sa Semidynamics mula sa Barcelona.
Nagbigay din ang proyektong ito ng patunay ng konsepto para sa built-in na compute platform, kasama ng SDK, para sa industriya ng automotive.
Magsisimula ang Phase 2 sa 2022
Ang ikalawang yugto ng EIP ay dapat magsimula sa 2022. Sa yugtong ito, ang consortium ay gustong partikular na tumuon sa pagdadala ng mga processor na binuo sa phase 1 sa produksyon.