European Processor Initiative sluit eerste ontwikkelingsfase af

Het Europese processorinitiatief (EIP), een door de EU gesteund pan-Europees initiatief om propriëtaire Europese processors te ontwikkelen, heeft zijn eerste fase voltooid. Deze fase omvat de ontwikkeling van de op Arm gebaseerde Rhea-processor, beveiligingstechnologie voor HPC- en edge-processors en een proof-of-concept voor de Europese Processor Accelerator (EPAC) testchip.

Al een tijdje, Europa wilde een eigen processor en bijbehorende industrie ontwikkelen, zodat de regio minder afhankelijk is van processors uit andere delen van de wereld. Hiertoe, 28 Europese bedrijven en organisaties uit tien landen hebben het European Processor Initiative opgericht (EIP) consortium. Dit consortium wordt ook ondersteund door de Europese Unie (I).

Het consortium heeft onlangs aangekondigd dat het zijn eerste ontwikkelingsfase heeft voltooid. Op basis van een budget van 79 miljoen euro, verschillende Europese bedrijven en start-ups werkten aan de ontwikkeling van hun eigen processortechnologie.

Resultaten eerste ontwikkelingsfase

Belangrijke resultaten uit deze fase zijn onder meer de introductie van SiPearl's Arm Neoverse V1-gebaseerde Rhea-processor in samenwerking met Atos. Hoewel de technologie van Arm uit het Verenigd Koninkrijk komt, deze processor beschikt ook over 29 open-source RISC-V-kernen die fungeren als controllers. Het gebruik van open source-technologie is een belangrijk onderdeel van het pan-Europese processorinitiatief. In 2023, deze ‘Europese’’ processor moet worden uitgerold in supercomputeromgevingen.

Een ander resultaat van het EIP-project is de ontwikkeling van beveiligingstechnologie voor HPC- en edge-computers. Zogenaamde 'cryptotegels'’ zijn nu voor dit doel ontwikkeld. Deze technologie moet worden geïntegreerd met andere open source processoroplossingen en toepassingen.

Andere oplossingen

verder, de Europese processorversneller (EPAC) testchip proof of concept is ontwikkeld in de eerste fase van het EIP-initiatief. Het Barcelona Supercomputing Center en de Universiteit van Zagreb (Kroatië) hebben zogenaamde vectorverwerkingseenheden ontwikkeld voor krachtige rekenkracht en een laag energieverbruik. Deze oplossing is gebaseerd op de Avispado RISC-V core van Semidynamics uit Barcelona.

Dit project leverde ook een proof of concept op voor een ingebouwd rekenplatform, in combinatie met een SDK, voor de auto-industrie.

Fase 2 om te beginnen 2022

De tweede fase van het EIP begint in 2022. In deze fase, het consortium wil zich specifiek richten op het in fase brengen van de ontwikkelde verwerkers 1 in productie.